Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

MIPS打造全新SOC-it平台策略

上網時間: 2006年10月26日     打印版  Bookmark and Share  字型大小:  

關鍵字:MIPS  SOC-it  MIPS-Verified  ESL  SoC 

MIPS Technologies日前針對全系列MIPS處理器發表SOC-it平台策略,新平台架構將以MIPS及夥伴廠商的矽智財(IP)共同建置,並於MIPS-Verified程序下進行全面測試與檢驗。MIPS將與軟體工具、即時作業系統業者及IP、電子系統級(ESL)廠商共同合作,為SOC-it平台提供完整的軟體支援。

SOC-it平台由一系列搭配MIPS核心的特定元件所組成,能應用在各種平台設計中。MIPS現正規劃基本的硬體平台以及硬體抽象層(Hardware Abstraction Layer),讓業者能自由更動底層的硬體元件,而不會影響軟體相容性。MIPS表示,經過嚴密檢驗的SOC-it平台與相關的支援環境,可大幅降低MIPS-Based SoC設計困難度、研發成本及風險並縮短上市時程。

硬體平台分成兩個部份,第一個部份是由MIPS直接供應的中心元件。這個部份內含提高系統效能的重要功能,包括記憶體子系統、中斷、以及晶片內部互連管線等。第二個部份包含現今大多數嵌入式系統所需的通用週邊元件,如即時時脈(RTC)、序列埠(UART)及通用型I/O (GPIO)。顧客可由不同來源取得通用週邊IP,並運用HAL維持軟體相容性。

SOC-it平台的第一款產品是SOC-it L2快取控制器(L2 Cache Controller),能降低記憶體的傳輸延遲、系統成本及功耗。完全可合成的SOC-it L2快取控制器能搭配所有MIPS的OCP型核心,並能使用標準元件庫(cell libraries)以及記憶體陣列。SOC-it L2快取控制器現已開始提供給優先客戶使用。

SOC-it平台的第二款產品是預定於2007年第一季問市的SOC-it系統控制器,採用交錯式匯流排結構,為DDR/DDR2系統記憶體提供最佳化介面,可支援各種低延遲與高頻寬的應用。其他功能包括SRAM控制器、中斷控制器、以及匯流排控制器,支援包括像ROM/RAM記憶體在內的晶片外部元件。




投票數:   加入我的最愛
我來評論 - MIPS打造全新SOC-it平台策略
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首