Global Sources
電子工程專輯
 
電子工程專輯 > 記憶體/儲存
 
 
記憶體/儲存  

TI新型CDCD5704時脈產生器具備PLL

上網時間: 2007年02月26日     打印版  Bookmark and Share  字型大小:  

關鍵字:CDCD5704  時脈產生器  XDR記憶體  Redwood 

德州儀器(TI)推出CDCD5704時脈產生器,可借助帶或不帶擴頻調變功能的參考時脈輸入,提供支援XDR記憶體子系統與Redwood邏輯介面所必須的時脈訊號。CDCD5704採用28接腳TSSOP封裝,其中包含4個差動時脈輸出,能夠為各種高性能介面應用提供現成的解決方案。

CDCD5704的主要組件包括一個鎖相迴路(PLL)、一個旁路多工器以及4個差動輸出緩衝器(CLK0至CLK3)。EN接腳輸入端的邏輯低電平可禁用所有4個輸出。當EN為高電平且串列介面暫存器(RegA-RegD)的值為1時,就會啟用輸出。

PLL可接收參考時脈輸入訊號REFCLK,並在頻率等於輸入頻率與乘法係數之積的條件下輸出時脈訊號。將PLL輸出時脈訊號饋送至差動輸出緩衝器,以驅動啟用的時脈。另外將禁用的輸出設置為高阻抗。旁路模式可以繞過PLL,將輸入時脈REFCLK路由至差動輸出緩衝器。

為了確保CDCD5704時脈發生器始終正確執行,一旦時脈輸入低於10MHz,元件就會關閉PLL,並將輸出置於高阻抗狀態。如果電源電壓VDD小於VPUC,則重置所有邏輯柵極、斷開PLL電源,同時將輸出置於高阻抗狀態。元件只有在滿足這些最低要求後才能開始工作。

由於CDCD5704採用PLL電路,因此它要求一段穩定時間,以實現PLL的鎖相位(phase-lock)功能。使用外部參考時脈時,在開始進入穩定時間之前,該訊號必須處於固定頻率與固定相位狀態。

CDCD5704元件可在2.5V單電源電壓下工作,溫度範圍為0℃至70℃。




投票數:   加入我的最愛
我來評論 - TI新型CDCD5704時脈產生器具備PLL
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首