Global Sources
電子工程專輯
 
電子工程專輯 > 放大/轉換
 
 
放大/轉換  

Avago推出65奈米製程之17Gbps SerDes

上網時間: 2007年09月03日     打印版  Bookmark and Share  字型大小:  

關鍵字:SerDes  CMOS製程 

安華高科技(Avago Technologies)表示已在65nm CMOS製程技術上取得17Gbps SerDes (Serializer/Deserializer,嵌入式串並列轉換)的效能輸出,此將節省25%的耗電與空間。Avago的ASIC技術同時提供內建的BERT,最佳化通道位元錯誤率,而晶片內建高速監測範圍更可以讓系統設計工程師在時域上檢視晶片內部所接收的訊號。

SerDes核心的模組化架構與多重速率處理能力具縮放彈性,其電源管理選擇也可節省40%的功耗,適合Ethernet交換器/路由器及儲存交換應用。這項嵌入式SerDes技術支援PCI-Express、光纖通道(1GFC~16GFC)、CX-4、XAUI/CEI-6G、XFI以及802.3ap等標準,同時也適合晶片間互連以及背板式架構應用。




投票數:   加入我的最愛
我來評論 - Avago推出65奈米製程之17Gbps SerDes
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首