Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

Cavium新款OCTEON II處理器內含MPIS64核心

上網時間: 2009年04月20日     打印版  Bookmark and Share  字型大小:  

關鍵字:MIPS64  OCTEON II  IAP 

MIPS Technologies公司宣佈,Cavium Networks公司已在其新款OCTEON II網際網路應用處理器(IAP)中,採用了MIPS的MIPS64架構。OCTEON II系列晶片是Cavium可擴充多核心OCTEON處理器的最新產品,內建多達32個MIPS64核心,是單晶片中內建最多MIPS64處理器核心數目的最新紀錄。

OCTEON II處理器是專為新一代匯聚了數據、語音與視訊的「超級網路」(hyper network) 所設計,可用在企業、數據中心、存取和服務供應商等各市場。OCTEON II處理器鎖定的應用包括3G、WiMAX、LTE與無線網路、統一儲存系統與配接器之交換器、路由器,以及裝置設備等。

OCTEON II系列晶片整合了1至32個MIPS64核心,最多達75個應用加速引擎,可用於服務品質、封包處理、TCP、壓縮、加密、RAID、重覆資料刪除(de-duplication)以及正規表示(regular expression)處理。此外,它也提供最高為400Gbps的DDR3記憶體頻寬、最高為100Gbps的網路連接性,同時全系列晶片的耗電僅有2W至60W。





投票數:   加入我的最愛
我來評論 - Cavium新款OCTEON II處理器內含MPIS64...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首