Global Sources
電子工程專輯
 
電子工程專輯 > 測試與測量
 
 
測試與測量  

瑞薩發表「SiP Top-Down」設計環境

上網時間: 2009年07月15日     打印版  Bookmark and Share  字型大小:  

關鍵字:系統級封裝  SiP  SoC 

瑞薩科技(Renesas)推出「SiP Top-Down」設計環境,據表示,由於可在設計初期階段執行諸如訊號品質及散熱能力等對SiP設計時間影響重大的檢測作業,因此,新的設計環境可提升設計品質並縮短設計時間。

「SiP Top-Down」可在開發系統級封裝(SiP)時提升效率,將多個晶片如系統單晶片(SoC)裝置、MCU及記憶體等結合至單一封裝。此設計環境採用由上向下(預測型)設計方式,可在設計的初始階段檢查各項關鍵特性,例如設計品質及散熱等。

SiP Top-Down設計環境整合並最佳化多項工具,包括可整合至SiP產品中的晶片資訊資料庫,以及基板佈局工具。此環境提供可在設計工具間傳送資料的使用者介面,以提升易用性與彈性,並提供可自動執行作業的設計環境,例如在電路模擬時進行分析。

由於具備上述功能,「SiP Top-Down」可在初始設計階段針對可能大幅影響開發新SiP所需時間的項目執行檢測作業,例如分析電子特性以確保訊號品質(Signal Integrity)以及散熱功能的熱分析等。結果將可提升設計品質並使開發時程減半。

由於SiP將多個晶片如SoC、MCU及記憶體等結合至單一封裝,因此封裝基板配置與線路的設計比單晶片(SoC)裝置來得更為複雜。另外,由於記憶體速度與容量日趨提升,因此確保SiP中各晶片之間的訊號品質也非常重要,而由於功耗亦日益提升且發熱密度亦隨著速度而增加,因此足夠的散熱能力也非常關鍵。上述兩項因素成為SiP設計非常重要的面向。因此,為了達到更快速的SiP開發能力,如何儘可能有效地確保訊號品質並檢查散熱效能就成為最主要的關鍵。

瑞薩表示,該公司過去採用專案系統來發現問題並擬定對策,以提升設計效率並降低SiP產品的生產成本,因此得以縮短封裝基板設計的時間,並降低與基板製造及SiP測試的相關成本。

而新開發的SiP Top-Down設計環境符合大幅提昇SiP設計品質並縮短開發時程之方法的需求。它採用由上向下的設計方法,在SiP設計初始階段進行各種特性的檢測作業,取代傳統在完成封裝基板設計後的SiP設計程序後期,進行分析訊號品質及散熱性能的back annotation (解析型)設計方法。它採用整合的設計資料庫及通用使用者介面,可在電路模擬時進行自動化分析及其他作業。

「SiP Top-Down」具備整合多種工具的設計資料庫及通用使用者介面,在堆疊多個晶片的SiP中,晶片與封裝基板之間以金線或其他材質的線路連接。過去,電子與散熱特性的分析、接線設計及封裝基板線路設計程序是各自獨立的。因此,必須為晶片及線路分析所使用的各項工具手動更新基板資料。

新的設計環境使用整合設計資料庫,提供統一的設計資料管理及輕鬆的連線,以進行電子或散熱特性的分析。因此,可由資料庫中萃取出有關晶片形狀、位置及晶片間的連線資料等,並連線至基板佈局工具。另外,基板佈局工具中的接線及基板圖案等資料亦可連線至其他分析工具。為了提升易用性,更提供通用介面以執行工具及進行設定。

「SiP Top-Down」能在設計初始階段執行大規模封裝基板雜訊分析。過去進行大規模封裝基板的電子特性分析時,為了能夠較短的時間內完成分析,因此將需要分析的區域區分為多個子區域。由於上述將需要分析的區域區分成子區域的方式會影響分析的正確性,因此必須特別注意區分方法本身是否適當。電路模擬也包含了複雜的分析條件組合,例如SoC驅動調整等。因此,建立模擬環境及判斷執行結果成為非常耗時的作業,並且不容易在設計初始階段估計雜訊特性。

這款新的設計環境包括支援大規模基板的電磁場分析工具,因此無須區分需要分析的區域。另外,電路模擬的模擬狀況設定及結果判斷等也可達到自動化,因此將可在設計初始階段,依據電子特性來估計雜訊。

在考量基板佈局的散熱分析方面,過去,用於評估散熱特性的封裝模型是參考基板佈局資料以手動方式建立的。因此,用於評估散熱的封裝模型的開發相當耗時,而且最終結果模型的正確性也受到限制。

「SiP Top-Down」設計環境可以從基板佈局資料資訊中,抽取出導線區域比例(copper ratio)、層板厚度、以及內部SiP封裝線路、電源層的材質、各層之間的VIA孔數量、晶片的形狀與位置等資訊,並提供自動建立可供評估散熱性能之封裝模型的環境。另一項新開發的功能可將SoC的功耗分佈套用至熱分析模型,因此可將晶片內部發熱的分佈納入設計考量。這些先進功能不僅可提升模型的正確性,並可在短時間內完成熱分析。

瑞薩正計劃將SiP Top-Down設計環境擴大至各種SiP產品的開發中。





投票數:   加入我的最愛
我來評論 - 瑞薩發表「SiP Top-Down」設計環境
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首