Global Sources
電子工程專輯
 
電子工程專輯 > 測試與測量
 
 
測試與測量  

推動SiP設計開發 廠商聯手展開CoSiP計劃

上網時間: 2009年12月15日     打印版  Bookmark and Share  字型大小:  

關鍵字:CoSiP  SiP  協同設計 

為了在端對端(end-to-end) SiP設計環境進行研究,英飛凌科技(Infineon Technologies)與德國Amic應用微測量技術、Fraunhofer可靠性與微整合研究所(IZM)、羅伯特博世公司車用電子部門以及西門子企業技術處與醫療保健部門等合作,展開CoSiP研究計劃。

CoSiP 是「利用協同設計晶片封裝系統的最適化、微型化與高效節能系統之開發」(development of compact, highly miniaturized and energy-efficient systems using the co-design chip-package system)之縮寫,此專案由德國聯邦教育研究部(BMBF)共同出資,預計在2012年底完成。

CoSiP專案的五個合作夥伴將開發新的設計方法,藉此促成 SiP 元件 (即兩個以上晶片組合成單晶片封裝) 與安裝晶片的電路板一同開發,以調整晶片適用於電路板。這項專案旨在為 SiP 開發所需之設計工具奠定基礎。該研究專案之結果將有助於確保現存與未來 SiP 應用技術的最佳效用。SiP 設計開發時間將至少將可降低三分之一。研究成果將獲西門子醫療保健與企業技術與博世公司分別應用於醫療科技及汽車產業領域。

SiP 的三個設計領域包括晶片、晶片封裝與電路板,在過去都依序獨立開發,三者之間通常並無銜接;三個系統元件的最佳化也是各自獨立進行。然而放眼未來,系統開發需要晶片、晶片封裝與系統的相互端對端協同設計,而這正是 CoSiP專案的研究目的。

CoSiP 研究專案的資金近半數由四家民營企業專案成員共同出資。做為 2020 年資訊通訊科技 (ICT 2020) 計劃的一部份,德國聯邦教育研究部 (BMBF)遵循當局的高科技發展策略,提供剩餘 50% 的專案資金。ICT 2020 計劃的一大目標在於促進微晶片開發作為科際促成技術,並鞏固及加強德國在資通科技領域的技術領先地位。

該專案工作正與歐盟 MEDEA+ 密切合作,其開發計劃為「晶片 / 封裝系統協同設計──最適化系統級封裝解決方案之促進計劃」。





投票數:   加入我的最愛
我來評論 - 推動SiP設計開發 廠商聯手展開CoSiP計...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首