Global Sources
電子工程專輯
 
電子工程專輯 > 介面技術
 
 
介面技術  

訊號完整性和裝置的特性阻抗

上網時間: 2012年08月08日     打印版  Bookmark and Share  字型大小:  

關鍵字:訊號完整性  電路板  阻抗  IBIS 模型  PCB 

在您試圖穩定電路板上的訊號時,訊號完整性問題會引發一些有趣的問題。IBIS模型是簡單解決這些問題的一種方法。您可以使用 IBIS模型為訊號完整性計算和PCB 設計解決方案導出一些重要的變數。您從 IBIS模型導出的值是訊號完整性設計計算不可或缺的組成部份。

當在系統中處理傳輸線路匹配問題時,必須瞭解積體電路和 PCB 線路的電阻抗和特性。圖一顯示單端傳輸線路的結構圖。

透過傳輸線路,即可從 IC 的 IBIS 模型導出 IC 的發送器輸出阻抗 (ZT,Ω) 和接收器輸入阻抗 (ZR,Ω)。這些積體電路 (IC) 規格通常無法透過IC 製造商的產品資料表了解,但是可以透過 IBIS 模型導出所有這些值。 、

透過以下四個參數定義傳輸線路:特性阻抗 (Z0,Ω)、電路板傳播延遲 (D,ps/in)、線路傳播延遲 (tD,秒) 和訊號線長度 (LENGTH,英吋)。一般而言,FR-4 電路板的 Z0 範圍為 50Ω到 75Ω,D 的範圍為 140 ps/in 到 180 ps/in。

請下載PDF文件,以閱讀完整文章。

作者:Bonnie Baker / 德州儀器 (TI)





投票數:   加入我的最愛
我來評論 - 訊號完整性和裝置的特性阻抗
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首