Global Sources
電子工程專輯
 
電子工程專輯 > FPGA/PLD
 
 
FPGA/PLD  

Cadence新一代快速原型平台提升SoC開發效率

上網時間: 2014年08月01日     打印版  Bookmark and Share  字型大小:  

關鍵字:Cadence  Protium  原型開發  System Development Suite  驗證 

EDA供應商益華電腦(Cadence)宣佈,將藉由新一代Cadence Protium 快速原型開發平台(Cadence Protium rapid prototyping platform)擴展系統開發套件(System Development Suite)性能,進而提升軟體開發效率;此外,Cadence Palladium XP II驗證運算平台則新增 IEEE 1801 低功耗標準支援。Cadence系統開發套件性能擴展後,可促進系統和半導體公司於手機、消費者、網路和記憶體區塊之技術應用,有效解決各種重大的設計挑戰,例如早期軟體建置和更低的功耗。

Cadence Protium平台為Cadence第二代FPGA原型平台,採用美商賽靈思(Xilinx) Virtex-7 2000T FPGA系列,專為軟體開發技術量身打造;與市場同類競爭方案相比,新一代平台可縮短建置時間達70%,處理週期由數個月縮減至數週,進而大幅提升工作效率。Protium與Palladium平台流程相容,容量為上一代的4倍,可支援多達1億閘極,有助於軟體開發及通量迴歸分析,同時具備全自動流程,實現使用者為導向(user-driven)之性能優化的能力。Protium平台可自動編輯記憶體,並支援大容量外部記憶體,且流程中保留RTL原有編碼技術,減少FPGA手動建置過程的繁瑣步驟和錯誤發生,進而加速上市時間。

低功耗分析與驗證在系統晶片簽核(signoff)標準中至為關鍵,有鑒於此,Cadence擴展Palladium XP II平台之動態功率分析(Dynamic Power Analysis),超越通用功率格式(Common Power Format,CPF)之支援範圍,同時採納符合IEEE 1801標準之驗證和除錯支援。工程師於驗證時,有時可採用Incisive一般及模擬平台,有時則使用Palladium平台,兩平台皆採納通用功率計畫和指標,以及整合式除錯分析。Cadence本次所推出的System Development Suite可提供一致整合之低功耗流程,以作為工程師的驗證選擇。





投票數:   加入我的最愛
我來評論 - Cadence新一代快速原型平台提升SoC開發...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首