Global Sources
電子工程專輯網站
電子工程專輯論壇>自由討論>評論專區>利用高整合度時脈系統晶片代替傳統分離時脈設計
這是一個媒體與讀者互動交流的時代。在'評論專區"中,歡迎讀者針對網站中的文章發表評論與見解,結合大家的參與討論,讓趨勢越辯越明,讓訊息的傳播更為有效。
精品文章推薦/精品下載推薦
利用高整合度時脈系統晶片代替傳統分離時脈設計
上網時間:2008年09月09日

本文在討論傳統時脈設計面臨的困難點上,導入了一種數位類比混合的高整合度的時脈系統晶片-Lattice ispClo...[ 閱讀全文 ]


收藏 列印 推薦到我的家族 
問題:

利用高整合度時脈系統晶片代替傳統分離時脈設計

發表時間::2008/9/9 上午 9:25
 

作者: 小煦

等級: 鐘點工讀生

積分: 107分

發送消息

查看用戶的所有發言

本文在討論傳統時脈設計面臨的困難點上,導入了一種數位類比混合的高整合度的時脈系統晶片-Lattice ispClock Manager 5500系列。透過該晶片可以完成時脈的小數分頻、倍頻、移相、輸入與輸出多I/O標準的匹配與驅動、輸出偏斜的靈活調整、時脈擺幅和上升斜率的調整、JTAG在線系統編程等功能。
引用本留言 回覆主題 關注  鮮花 (
0
)
臭雞蛋 (
0
)
推薦閱讀 : 分析師:HTC逐漸喪失在Android平台產品領先地位
問題: 回覆主題:利用高整合度時脈系統晶片代替傳統分離時脈設計 發表時間::2008/9/9 上午 9:25
 

作者: 小煦

等級: 鐘點工讀生

積分: 107分

發送消息

查看用戶的所有發言

dear all: 請問一下大家有使用lattice FPGA ECP2M系列功能介紹。
引用本留言 回覆主題 鮮花 (
0
)
臭雞蛋 (
0
)

快速回復
用戶名:
遊客(您目前以遊客身份發表,請登陸 | 註冊)
標題: *
評論: *
驗證碼:  * 
維護專業、整潔的論壇環境需要您的參與,請及時舉報違規留言,如果舉報屬實,我們將給予相應的積分獎勵。
謝謝您的熱心參與!
返回評論專區 | 返回自由討論
本論壇僅陳述專家或個人觀點,並不代表電子工程專輯網站立場。
《電子工程專輯》雜誌免費申請
這是一本專為電子產業設計工程師提供的刊物,只要完整填寫申請表並成功提交,便有機會免費獲得。
我要申請
返回論壇首頁
返回頁首