Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

UpZide與Tensilica合作進行VDSL2資料通路設計

上網時間: 2005年07月01日     打印版  Bookmark and Share  字型大小:  

關鍵字:UpZide  Tensilica  VDSL2  Data-Path  資料通路 

UpZide Labs AB公司和Tensilica公司日前宣佈,雙方簽署了VDSL2資料通路(data-path)設計領域的開發協議。根據此一協議,UpZide將採用多個Tensilica的Xtensa LX處理器核心開發一個參考設計,來實現VDSL2標準。這個標準還在發展,所以VDSL2資料通路模組有必要具備靈活性因而能夠適應未來任何可能的變化。

據稱透過使用高度可配置的Xtensa處理器核心而不是RTL(暫存器傳輸級)進行設計,以及運用擴充指令集來滿足VDSL2標準的資料密集型需求,UpZide可以為這個迅速成長的市場提供快速、高效及可程式的解決方案。VDSL2標準提供對稱的達100Mbps的寬頻連接,足夠向廣大的聽眾或觀眾提供聲音、資料、視訊的「三重服務」(triple Play)應用軟體。這項技術被看作是透過標準電話線同時提供VoIP(網路電話)、VoD(視訊點播)和HDTV高解析電視)的關鍵。

「正在發展中的VDSL2標準對系統單晶片(SoC)設計需求非常矛盾,有的甚至可以說截然不同,正好相反,」UpZide的CEO Mikael Isaksson說,「與目前所有的VDSL相較,VDSL2必須以低生產成本、高埠密度和低功耗提供範圍更寬的,頻寬更高的服務。在可程式的解決方案中,透過使用Tensilica的Xtensa處理器核心,我們不光可以提供與生俱來的靈活性,而且還能夠滿足以上挑戰性的要求。」





投票數:   加入我的最愛
我來評論 - UpZide與Tensilica合作進行VDSL2資料通...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首