Global Sources
電子工程專輯
 
電子工程專輯 > 嵌入式技術
 
 
嵌入式技術  

CEVA推出具備快取記憶體的DSP核心

上網時間: 2005年07月11日     打印版  Bookmark and Share  字型大小:  

關鍵字:CEVA  快取記憶體  DSP  DSP核心 

針對新一代3G手機、智慧型電話、數位電視、可攜式多媒體播放器等影音SoC的需求,DSP IP核心供應商CEVA公司日前推出了具備可配置快閃記憶體子系統的CEVA-X1621 DSP核心

CEVA的技術總監Eran Briman表示,CEVA-X1621是一款16位元定點、雙MAC超長指令集架構的處理器,同時能結合單一指令多重資料(SIMD)的多媒體運算,每週期最多可平行執行8個指令。

此架構中包含了多媒體指令與機制,可使處理器在單純的軟體平台上大幅地加速影像壓縮標準的執行,如MPEG4、H.264等。

Eran Briman強調,這是業界首次在DSP核心中加入快取記憶體的功能,此作法的主要優勢在於可降低晶粒大小與開發成本,更能夠因應DSP與CPU目前所面臨的挑戰。

圖說:CEVA-X1621具備可配
置快取記憶體子系統

他解釋說,對於多媒體這種高效能處理需求的應用,藉由提升時脈速度來推升效能的做法已遭遇瓶頸,須針對記憶體I/O、頻寬等效能一併考慮。此外特別是對可攜式應用來說,晶粒大小與功耗也都是必須要考慮的因素。

而記憶體子系統通常都佔據DSP處理器中很大一部分的面積,同時不管是在功耗和效能方面,記憶體都是主要的負擔。

有鑑於此,CEVA-X1621中包含了可配置快取記憶體子系統(Configurable Cache Memory subsystem,CMSS),來解決這些問題。

Briman表示,CMSS的L1快取可同時支援指令與資料快取,而與其緊密結合的L2快取則能顯著的提升效能。而由於具備可配置性,包含L1快取和選用的L2快取記憶體,兩者都可依需求配置為不同的容量大小

藉由這樣的設計,他表示,利用快取記憶體可簡化軟體程式的開發,同時利用軟體控制也可以進一步提升效能。此外,快速資料傳輸功能可將記憶體造成的效能延緩降至最低。

而在多媒體的支援方面,CEVA-X1621則提供了2D快取預取(prefetch)和2D DMA傳輸功能,可加速對視訊和影像的處理工作。

Briman強調,藉由DSP整合快取記憶體,可以單一核心來降低平台的開發成本,“因為如此一來,便可免除在SoC中採用CPU核心,也降低了對記憶體容量的需求。”

他說,“特別是類似音頻播放器等低階DSP功能的應用來說,就可以只使用這樣的單一顆DSP核心來取代傳統CPU+DSP的做法。如此,系統開發成本可減少5成,功耗可降低25%。”

CEVA自1991年起就開始了DSP IP核心授權的業務,目前公司共提供六種不同架構的DSP核心方案。Briman引述Gartner研究機構的數據指出,在2003年,CEVA佔全球DSP IP市場63%的市佔率,是該領域中的主要廠商。

事實上,CEVA-X1621是其前一代X1620產品的延伸。Briman表示,X1620自去年推出以來已經有7家廠商授權此一核心架構,主要的應用集中在無線通訊與多媒體應用。

有鑑於新一代多媒體應用的需求,CEVA開發出X1621產品,他強調,X1621與X1620完全相容,並同樣受到CEVA的第三方開發社群CEVAnet的支援。

作者: 勾淑婉





投票數:   加入我的最愛
我來評論 - CEVA推出具備快取記憶體的DSP核心
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首