Global Sources
電子工程專輯
 
電子工程專輯 > 控制技術/MCU
 
 
控制技術/MCU  

Lattice推出可簡化時脈網路設計零延遲產生器

上網時間: 2005年12月30日     打印版  Bookmark and Share  字型大小:  

關鍵字:Lattice  Lattice Semiconductor  零延遲產生器  時脈產生器  clock generator 

Lattice Semiconductor公司為高性能通訊和運算產品推出第二代零延遲時脈產生器,它可產生20個時脈輸出,每個輸出的轉換率都可以獨立編程,提供標準輸入輸出和頻率選擇。ispClock5600A的鎖相環(PLL)及分隔器系統可從參考輸入整合多種時脈頻率。

此一產生器採用非易失系統內E2CMOS,與該公司第一代ispClock5600元件相容,但增加了很多新功能,各種參數性能也有了顯著改進。最大壓控振盪器(VCO)工作頻率已經提升到800MHz。它支援33.33-、100-、133.33-和50MHz時脈頻率。

其輸入時脈頻率範圍已經擴充到5MHz至400MHz,可支援8.192MHz。該元件還具有通用輸出緩衝記憶體,可為DDRII和QDRII記憶體(達400MHz)提供時脈。ispClock5620A採用100接腳TQFP封裝,有商用和產業用溫度兩種等級。





投票數:   加入我的最愛
我來評論 - Lattice推出可簡化時脈網路設計零延遲...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首