Global Sources
電子工程專輯
 
電子工程專輯 > 介面技術
 
 
介面技術  

Xilinx推667Mbps DDR2 SDRAM介面方案

上網時間: 2006年03月16日     打印版  Bookmark and Share  字型大小:  

關鍵字:賽靈思  Xilinx  Virtex-4 FPGA  667Mbps DDR2  參考設計 

賽靈思(Xilinx)新推出一款以Virtex-4 FPGA為基礎的667Mbps DDR2參考設計方案,新的667 DDR2-SDRAM介面採用Virtex-4 ChipSync技術,能透過運作階段的校正電路協助設計業者大幅改進設計餘裕,並提升整體系統可靠度,進而縮短設計流程,是FPGA應用中的高頻寬、高可靠度記憶體介面解決方案。

Virtex-4 FPGA可減少記憶體介面的設計臆測程序,並針對新型667Mbps DDR2 SDRAM等各種記憶體技術開發出高效能介面。此外,667 DDR2-SDRAM介面方案還結合了Virtex-4、經過硬體驗證的參考設計、以及Xilinx記憶體介面產生器(Memory Interface Generator)軟體工具,為系統設計業者提供更高的設計彈性與可靠度。

Xilinx表示,ChipSync技術能針對邏輯電路(routing)、製程、溫度、以及電壓等變因進行補償,從而簡化記憶體介面的建置作業;這些程序會在資料與時脈訊號之間產生偏差,而這些偏差是無法在設計階段精準預測的。ChipSync這項獨特的技術能簡化設計後置的調節作業,有效縮短設計流程,並提昇整體系統的可靠度。

易於使用的Memory Interface Generator軟體工具可支援任何元件與封裝的組合,提供系統設計業者更多的彈性,輕鬆開發各種客製化設計。此外,此創新參考設計方案亦支援Verilog與VHDL語言,並採用模組化設計,以便提供實體層、使用者操作介面、以及控制器區塊。




投票數:   加入我的最愛
我來評論 - Xilinx推667Mbps DDR2 SDRAM介面方案
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首