ADI推出新的PLL合成器產品和軟體設計工具
關鍵字:Analog Devices ADI ADIsimPLL 瑣相環 PLL
美國Analog Devices (ADI)公司發佈了3.0版的ADIsimPLL,是該公司瑣相環(PLL)電路設計和評估工具的新一代產品,同時發佈的還有兩款新的PLL合成器,為無線基地台設備中RF訊號的上變頻和下變頻提供優秀的性能。ADIsimPLL 3.0版以該軟體工具之前版本為基礎,提供九種新的迴路濾波結構,一個新的壓控振盪器(VCO)和參考庫編輯器,增強的VCO庫,新的分析功能,支援六種新元件。這些創新的特色進一步消除了設計過程中的耗時,因而最終加速了設計上市。
在硬體方面,ADI所發佈的是ADF4156和ADF4002兩款產品,為各種無線基地台設備提供低頻和高頻PLL解決方案,包括那些支援GSM、PCS、DCS、WiMAX、SuperCell 3G、CDMA和W-CDMA網路的設備。ADF4156是一種分數N PLL合成器,工作頻率為6GHz,是業界工作頻率最高的分數N元件之一。而ADF4156則適合用在無線收發器和發射機中的上變頻和下變頻部份實現本地振盪器。對於低頻的需求,該公司提供新的ADF4002,此款頻率合成器的工作頻率為350MHz,在無線接收器和發射器中用於實現時脈調理、時脈產生和中頻(IF) LO產生。
ADIsimPLL 3.0版是原有的ADIsimPLL設計工具的升級版本。該模擬器提供一個整合的PLL設計和模擬組件,適合ADI公司各種PLL頻率合成器,因而實現快速的原型開發和設計最佳化。其支援六種新元件,包括新的ADF4156。該工具在9∼18號模擬器中增加了PLL迴路濾波器結構的種類。九種新迴路濾波器結構中的許多都包含了更高階的主動濾波器,可以增強對雜散訊號的抑制,尤其是在分數N設計中。
為了支援輸入並保存VCO和參考振盪器資料庫,ADIsimPLL 3.0版提供一種新的專用VCO和參考庫檔案編輯器,允許瀏覽VCO或參考振盪器庫檔案,以及用戶輸入VCO頻率和相位雜訊資料。在3.0版中,在FreqDomain頁上運算並顯示PLL的閉環增益,而相位雜訊曲線已經經過增強以便顯示出PLL中每種雜訊源的貢獻。
ADIsimPLL新版本還提供一個經過重大擴充的VCO/VCXO (壓控晶體振盪器)庫集,可以自動搜索滿足用戶頻率要求的合適VCO。其它的增強特色包括ADF4360-8輸出匹配電路的自動設計和抖動特色影響分數N設計建模。另外,ADIsimPLL 3.0版與ADIsimPLL之前版本的檔案可相容。
ADF4156的工作頻率為6GHz,該元件在無線收發器和發射機中的上變頻和下變頻部份實現本地振盪器。它包括一個低雜訊數位相位頻率檢測器(PFD),一個精密電荷泵和一個可程式的參考除法器。有一個採用Σ-Δ的分數內插器用於支援可程式的分數N除法。其INT,FRAC和MOD暫存器定義了一個總的N除法器(N = (INT + (FRAC/MOD)))。其RF輸出相位對於要求輸出和參考之間具有特殊相位關係的應用是可設置的。ADF4156還具有減少周期滑移的電路,無需修改迴路濾波器就可加速鎖定時間。該元件的電源電壓範圍為2.7∼3.3V,不使用時可以待機,因而降低了系統總功耗。ADF4156與ADI公司的ADF41xx系列頻率合成器接腳相容。
而ADF4002是一種低頻(350MHz頻寬)、低相位雜訊的PLL,用於無線系統中的時脈調理電路。該元件適用於實現無線接收器和發射器中的時脈淨化、時脈產生和IF LO產生。ADF4002具有一個最小值N,在時脈產生和調理應用中允許一定的靈活性。該元件包含一個低雜訊數位PFD,一個精密電荷泵,一個可程式的參考除法器和可程式的N除法器。其14bit的參考計數器(R計數器)允許在PFD輸入端選擇REFIN頻率。如果該PLL與外部的迴路濾波器和VCO配合使用的話,可以實現一個完整的合成器。該元件的電源電壓範圍為2.7∼3.3V。
ADIsimPLL 3.0版現在可以從ADI公司的網站免費下載,允許設計工程師在本地進行模擬。ADF4156目前可提供兩種封裝選擇,一種是LFCSP (接腳架構晶片級封裝),一種是TSSOP (薄小外形封裝),而ADF4002現在可提供LFCSP和TSSOP兩種封裝。
社區今日頭條 |
---|