Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

MIPS與Virage Logic合推核心最佳化IP工具套件

上網時間: 2006年08月01日     打印版  Bookmark and Share  字型大小:  

關鍵字:MIPS  Virage Logic  核心最佳化  IP工具套件  TSMC 

MIPSVirage Logic推出共同開發的新款核心最佳化IP工具套件。該工具套件採用Virage Logic面積、速度和功耗(ASAP)記憶體(ASAP Memory)和ASAP Logic高速(HS)IP,新系列核心最佳化IP工具套件可為MIPS用戶提供專門用於充分發揮MIPS處理器核心性能的IP。

核心最佳化IP工具套件針對採用台積電(TSMC)的90奈米G製程製造的MIPS32 24K24KE34K系列處理器核心。24K和24KE處理器核心系列可實現660MHz的時脈頻率,在執行核心最佳化IP工具套件時,只需使用標稱閥值電晶體。

MIPS32 24K和24KE核心系列採用90奈米G製程,可提供660MHz的性能。該頻率是目前嵌入式市場上可授權的可合成32位核心的最高頻率,同時可顯著縮短設計時間並減少生產成本。這些處理器核心適用於數位和互動式電視、視訊轉換盒和DVD播放器等嵌入式消費應用。24KE核心整合了MIPS DSP特定應用擴展(ASE),與非DSP ASE RISC實現方法相較,號稱可為各種嵌入式應用提供高達3倍的訊號處理性能。

34K核心系列是第一個授權的MIPS核心系列,它可為SoC設計師提供卓越的多執行緒解決方案,在提高系統性能的同時減少總體SoC晶片面積、成本和功耗。34K核心可用來消除記憶體延遲的影響,並通過增加處理器利用率避免其它短期管線的停頓。當一個執行緒因記憶體而停頓時,其它執行緒可饋入管線,使應用吞吐量大幅增加。

針對採用台積電90奈米G製程的MIPS32 24K、24KE和34K核心的Virage Logic核心最佳化IP工具套件,目前已由Virage Logic經銷。




投票數:   加入我的最愛
我來評論 - MIPS與Virage Logic合推核心最佳化IP工...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首