Global Sources
電子工程專輯
 
電子工程專輯 > 處理器/DSP
 
 
處理器/DSP  

ST透露新一代Nomadik處理器將採用多核心架構

上網時間: 2006年08月02日     打印版  Bookmark and Share  字型大小:  

關鍵字:意法  Nomadik  多核心  ST  子系統 

意法半導體(ST)一名主管日前透露,未來意法半導體的Nomadik多媒體處理器平台,將在單晶片上整合多顆CPUDSP以及子系統

在設計自動化大會(Design Automation Conference)上,意法半導體SoC平台自動化總監Pierre Paulin表示,該公司計劃在Nomadik處理器中整合一個可配置的DSP核心陣列和多核心CPU,使用45奈米製程過程技術,預計在2008年上市。

儘管並非意法Nomadik開發組成員,但Paulin為這個團隊提供CAD工具支援,他解釋:「他們是我的客戶。」

最初,意法在2004年開發出整合一顆單獨ARM核的Nomadik處理器,並具有兩個處理語音和視訊子系統。根據Paulin透露,Nomadik開發組已經從單CPU架構向多CPU轉移。同樣,也把更多的子系統整合在Nomadik處理器中。

他表示,目前採用65奈米製程會整合4個子系統。將在2008年開發6個子系統,在2010為8個子系統(32奈米製程),並在2012年推出12個子系統的產品(22奈米)。

他補充,通常每個子系統需要包括一個DSP核心、硬體加速器和DMA data mover。在這種先進的多核心架構下,硬體加速器需要映射到可配置陣列上。

(原文連結處:Details of ST's Nomadik processor disclosed)

(Junko Yoshida)




投票數:   加入我的最愛
我來評論 - ST透露新一代Nomadik處理器將採用多核...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首