Global Sources
電子工程專輯
 
電子工程專輯 > 處理器/DSP
 
 
處理器/DSP  

CEVA首款Quad-MAC DSP核心問世

上網時間: 2006年11月06日     打印版  Bookmark and Share  字型大小:  

關鍵字:CEVA  CEVA-X1641  DSP  CEVA-X  Quad-MAC 

CEVA日前推出全新的CEVA-X1641 DSP,這是該公司可延展CEVA-X產品系列中第一款Quad-MAC DSP核心,適合需要大資料吞吐量和記憶體頻寬的高密度運算任務,該核心與強化的記憶體架構完全可合成,能為客戶提供最佳化記憶體容量和架構,以支援WiMAX、WiBro、3G Long Term Evolution (LTE)等應用,或H.264和VC1等多媒體標準。

與其他CEVA-X ISA相容的核心一樣,新款DSP核心也結合了VLIW/SIMD架構,具備所需的新增特性和強化的性能,能滿足4G技術和多媒體應用對高性能和大資料吞吐量的要求。如WiMAX這一類高度運算密集的技術,需要使用4MAC單元,加上128位元資料記憶體的頻寬,以處理高達100Mbps的極高資料速率。而且,CEVA-X1641加入了專用的視頻指令和機制,可提高行動電視和視像會議等應用的多媒體處理速度,並同時降低頻率和功耗,從而延長這些功能完整的行動多媒體設備之電池壽命。

CEVA-X1641與CEVA-X1620和CEVA-X1622 DSP核心相容,使得CEVA-X1641的授權廠商能夠利用CEVA-X架構現有廣泛的軟體和元件優勢。此外,CEVA-X1641架構還可在小的體積內實現,其尺寸只比先前的Dual-MAC處理器CEVA-X1620稍微大5%。

CEVA-X1641主要特性包括:4-MAC元件同時運作、8路VLIW、24個40位元累進器、128位元的數據頻寬、8/16/32/40位元的數據運算元和運作、16/32位元指令等。其VLIW架構能夠實現高階的並行指令運作,從而提供擴充的並行性,以及低功耗。SIMD架構可以讓單一指令在多資料基礎上運作,因而能縮減代碼的長度,並提高性能。

另外,CEVA-X1641採用有效的指令和專用的機制,如動態及可選的單元關斷和時脈閘控,因而可實現低功耗。CEVA-X1641能讓其授權廠商能夠開發多模產品(如2G/3G/4G處理器),並以相同的平台再用於下一代的標準,如802.16e、WiBro、Flash-OFDM、UMTS和TD-SCDMA。




投票數:   加入我的最愛
我來評論 - CEVA首款Quad-MAC DSP核心問世
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首