Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

提升SoC設計效率 業界呼籲訂定IP reuse標準

上網時間: 2007年06月21日     打印版  Bookmark and Share  字型大小:  

關鍵字:SoC設計  IP reuse  矽智財 

在設計自動化會議(Design Automation Conference,DAC)上的一個座談會中,業界專家嘗試定義矽智財(silicon IP)交換需要的資料模型(data models)。該座談會大多數的成員都同意需要有IP再使用(IP reuse)的標準,但卻未對該如何達成以上目標的具體步驟取得共識。

三星(Samsung)的SoC R&D Center資深研究經理Songjoo Yoo認為,在目前45奈米及以下的製程技術下,SoC設計極為複雜;因此IP供應者與採用者之間的轉移程序需要有標準化的方法。而這樣的標準化方法將可以提高IP再使用率,也能降低開發成本。

ARM的設計技術總監John Goodenough則認為,複雜的SoC需要來自各方的IP整合,因此AMBA或是OCP互連介面等IP互通性標準,能在架構層級提供幫助、降低整體系統驗證工作。他亦同意Yoo的意見,認為IP再使用需要IP供需雙方的良好溝通,而ARM所支援的IP-XACT規格則有助於簡化以上的資訊交換。

Goodenough呼籲訂定在設計流程的不同階段對IP進行描述的一致性標準,如軟體除錯環境、虛擬原型模式或是實作性RTL (implementable RTL)。Yoo亦表示:「該標準應該是可擴充的,好讓SoC設計者或是工具供應商能有所差異化。」

Mentor Graphics的SoC部門總經理Serge Leef認為,需要使用現代的方法和標準使加入第三方IP更容易,且比廠商自己開發更便宜。NXP Semiconductors的IC設計經理Laurent Lestringand認為,隨著行動產業的融合,整合IP和子系統已經更為複雜,需要系統知識和靈活性。他認為IP-XACT標準是一個好的開始,但仍需要IP供應方和EDA供應商充分利用這個標準帶來的好處。

Synopsys的SoC設計經理Pierre Bricaud則提出警告,指書面規格已不足以在架構、驗證、硬體軟體團隊之間進行交流,現在的SoC設計人員需要虛擬平台或者可執行的標準。來自TI的Loic Le Tournelin則表示,最大的挑戰在於如何在軟體仍在開發或是系統未來應用仍在規劃時,能建立一個可讓軟體與硬體工程師共同完成系統架構資訊交換的抽象層級。

(參考原文:DAC panelists call for IP reuse standards)

(Nicolas Mokhoff)




投票數:   加入我的最愛
我來評論 - 提升SoC設計效率 業界呼籲訂定IP reus...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首