Global Sources
電子工程專輯
 
電子工程專輯 > 介面技術
 
 
介面技術  

考量成本與相容性 下一代PCI Express定速8GT/s

上網時間: 2007年08月14日     打印版  Bookmark and Share  字型大小:  

關鍵字:PCI Express  3.0版  互連 

PCI Special Interest Group (PCI SIG)已經決定採用8GigaTransfers/s做為下一代PCI Express互連的傳輸速率標準;此一決定也終止了幾個月以來業界對於PCI Express 3.0版應選擇8GT/s還是10GT/s的爭論。PCI Express介面是於2003年誕生,現在廣泛用於個人電腦。

本來有不少工程師認為應設定更高的吞吐量,以因應下一代設備所需的性能表現;不過最後成本與相容性問題讓工程師們做出了此一更穩當的決定。此外標準開發者也同意PCI Express 3.0取消了目前的技術中的8bit/10bit編碼,去掉了20%的處理開銷,使真正的吞吐量可達到5GT/s之version 2.0 (今年一月公佈)的兩倍。

Express 3.0將使用現有的scrambling-polynumial技術,在資料流的開始和結束時採用固定長度的封包。這個技術有助於處理時脈恢復,解決DC wandering問題,且不會產生頻寬支出(bandwidth overhead)。當然,這個方法需要媒體存取控制器(MAC)具備額外的處理功能。

PCI SIG的研究認為較慢的速率更適於主流晶片製程技術和現在的印刷電路板材料,並認為10GT/s與最初的2.5GHz Express規格不相容,而且從8GT/s到10GT/s,所需的處理功能成指數成長。

PCI Express 3.0將包括許多新功能,如強化訊號(enhanced signaling)和數據完整性(data integrity)、傳輸接收均衡、PLL改善、時脈數據恢復和通道擴展。最終的規格將在2009年底公佈,相應的產品則在2010年推出。

Express 3.0將是使用判決回饋均衡(Decision Feedback Equalization)的第一個互連版本,在接收器和傳輸器中都是用線性multi-tap版本的技術。在新版本發佈之前,工程師們計劃根據多個SIG成員開發的模擬器和測試晶片對規格的電氣參數進行最佳化。

同時PCI SIG亦預期符合PCI Express 2.0標準的產品,將在今年底在市場普及化。

(參考原文:Updated: Next-gen PCI Express aims at 8 Gbits/s)

(Rick Merritt)




投票數:   加入我的最愛
我來評論 - 考量成本與相容性 下一代PCI Express...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首