FPGA/PLD
Synplicity發表其HAPS ASIC原型驗證系統新功能
Synplicity發表旗下HAPS (High-performance ASIC Prototyping System)系列產品最新的新增功能,該系列中HAPS-51採用賽靈思(Xilinx)的Virtex-5 LX330,以及內建記憶體以進行更快速的ASIC驗證,並使用位於FPGA旁的內建記憶體,提供高效能且低成本的解決方案。
HAPS-51系統是特別針對系統單晶片設計師以及軟體開發者所設計,其使用HapsTrak標準,規範針腳輸出以及機械特性來確保不同世代的HAPS母版和子版間的相容性。FPGA和DDR2記憶體模組提供了彈性的高速記憶體存取功能,並讓HAPS-51成為一個提供嵌入式處理器以及大量軟體內容系統單晶片設計的單一驗證平台。
HAPS-51提供了可編程的時脈產生器,精密的監測,以及自我測試等特性,不但有遠端參數調整、設定能力,還具備了多板堆疊或是互連功能,可支援任何大小的ASIC,ASSP,以及SoC設計。
社區今日頭條 |
---|
我來評論 - Synplicity發表其HAPS ASIC原型驗證系...
遊客(您目前以遊客身份發表,請 登陸 | 註冊)
科技前瞻
EE人生人氣排行