Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

Synopsys發佈融入DFM概念的繞線解決方案

上網時間: 2008年07月07日     打印版  Bookmark and Share  字型大小:  

關鍵字:IC Compiler  多執行緒  zroute  多核心  DFM 

新思科技(Synopsys)日前為其IC Compiler解決方案增加一項能夠執行多執行緒(multi-threaded)的繞線工具Zroute,這款新工具可有效支援在多核心微處理器架構的設計工作,及可製造性設計(DFM)的需求,而這兩者是當前微處理器、消費性電子、無線通訊與電腦繪圖等晶片設計中最常遇到的挑戰。

目前,微處理器與一些應用在消費或通訊領域的元件,是採用65甚至45奈米先進製程的主要驅動力。然而,當製程節點降至45奈米甚至以下時,從IC設計階段開始就展開了一連串極艱鉅的挑戰,而Zroute就是緩解先進製程中設計難題所提出的一種解決方案,新思科技Implementation Group產品行銷經理Marco Casale-Rossi說。

“在45奈米製程時,晶片中各金屬層之間透過穿孔(Via)連接的連線變得極細,則Via電阻(Rvia)將遠大於金屬層電阻(Rmetal);若在每條Net上可透過繞線將Via數量降低,則Net的性能將大幅提升,這也意味著晶片失效機率降低與效能的改善。事實上,在45nm設計規則中,當連線電阻變大時,將可能危及Net的性能,因此,減少Via數量將有助於確保性能。

Zroute還採用了最新的繞線技術,包括所謂的微影友好(lithography-friendly)繞線技術,以及其他可避免製造問題等技術的支援。同時,由於可同步考量製造規則的衝擊以及時序與其他設計目標的要求,Zroute可達成高品質的設計結果並提升製造效能。

10倍速效能

Zroute是因應當前多核心與多執行緒的處理器設計潮流所開發的解決方案,由於採用了高階繞線演算法及多執行緒技術,因此,目前在四核心平台上進行設計工作時,其速度可達10倍以上。

由於Zroute具有多執行緒功能,並可同時支援on-grid與off-grid的繞線工作,因此能符合客戶對更快速達到設計收斂的要求。據S3 Graphics測試,Zroute在單執行緒執行時比原先的繞線速度快達3.3倍,而在四核心平台上速度則達到了10倍。

Zroute已整合至Synopsys IC Compiler方案中,成為標準配備之一。客戶可依據本身需求決定是否選擇這項繞線技術。Zroute可以在設計流程的各個過程中,保留繞線資源以作為良率最佳化運用,而不是在流程的後期才去處理這方面的問題,這樣可以在設計過程中同步考量這類問題的衝擊,進而降低成本。

由於Zroute每個內部處理過程都可以是多執行緒的運算,因此,當執行緒的數目增加時,其繞線引擎對runtime可以達到幾近線性線定標的結果,所以當IC Compiler的使用者升級到四核心或八核心的平台時,也可以確保繞線速度顯著的提升。

作者:鄧榮惠





投票數:   加入我的最愛
我來評論 - Synopsys發佈融入DFM概念的繞線解決方...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首