Global Sources
電子工程專輯
 
電子工程專輯 > 放大/轉換
 
 
放大/轉換  

凌力爾特發表14位元125Msps低功耗ADC

上網時間: 2008年10月31日     打印版  Bookmark and Share  字型大小:  

關鍵字:LTC2261  ADC  SFDR 

凌力爾特(Linear)日前發表一款LTC2261低功耗14位元、125Msps ADC,其127mW的功耗比先前解決方案少1/3。不論作業於全速度或處於睡眠模式以降低功耗至0.5mW,LTC2261均能為高速資料擷取降低電源預算,使「無線」(cut the cord)成為可能,將產品引進可攜世界。

高速ADC傳統上均為高耗電元件,取樣率越高,ADC功耗越高。對於使用多重ADC來量測許多輸入通道的系統、或採用小型可攜式封裝,而使更高溫度造成ADC效能減低時,熱損變成相當重要的考量。

LTC2261可作業於1.8V之低類比供應,可具體節能而不犧牲AC效能。該元件提供73.4dB的訊噪比(SNR),及於基頻具備85dB無雜訊動態範圍(SFDR)。超低的0.17psRMS抖動可達到IF頻率之欠取樣。

低功耗與良好AC效能之結合可為電池供電可攜式儀器及多通道系統提供節能優勢,如醫療超音波及非破壞性的測試設備。JTRS軟體定義無線電及其他可攜式通訊設備,也將從此ADC系列產品之低功耗可攜性獲得校益。

LTC2261可提供資料亂數器,以在被傳送前打亂數位輸出,透過傳導此能源至雜訊基準,將可減少不想要的音調振幅。使用此資料編碼方式,可降低數位回授所引起的殘餘音調達10~15dB。

LTC2261的創新數位輸出可被設定為全速率CMOS、雙倍資料速率CMOS、或雙倍資料速率LVDS。雙倍資料速率數位輸出可使資料在時脈的上升邊緣及下降邊緣被傳送,以減少所需數據線的一半。ㄧ個分開的輸出電源供應器則能使CMOS輸出擺盪至1.2V~1.8V範圍。

LTC2261採用6x6mm QFN封裝,包含一組時脈工作週期穩定器電路,以協助non-50%時脈工作週期、可設定的數位輸出計時、可設定的LVDS輸出電流及選配式的LVDS輸出終止。這些特性之結合,使ADC及微控制器間的資料傳輸更具彈性。

LTC2261系列包含六款腳位相容的元件,包括125Msps、105Msps及80Msps之14位元解析度、以及125Msps、105Msps及80Msps之12位元解析度,並計劃將於2008年12月量產。較低速度的腳位相容,速度為65Msps/40Msps/25Msps之14位元及12位元版本亦將於2009年供貨。





投票數:   加入我的最愛
我來評論 - 凌力爾特發表14位元125Msps低功耗ADC
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首