Global Sources
電子工程專輯
 
電子工程專輯 > 記憶體/儲存
 
 
記憶體/儲存  

在基於CoreMP7開發板上編程外部快閃記憶體

上網時間: 2008年11月07日     打印版  Bookmark and Share  字型大小:  

關鍵字:CoreMP7  FPGA  嵌入式處理器 

對系統設計人員而言,FPGA中嵌入式處理器的可編程外部記憶體設計可說是一大挑戰。嵌入式處理器至少需要兩個記憶體空間來執行作業——編程記憶體(一般為Flash)以及數據記憶體(一般為SRAM)。

編程記憶體可用來儲存作業在嵌入式處理器上的應用程式;數據記憶體在執行時可作為多種儲存、緩衝等使用。除非元件上具有昂貴的JTAG介面,否則沒有任何簡易的機制可用來置作應用程式原型,對外部記憶體進行編程。

設計人員通常在建置一個硬體開機載入程式(利用FPGA閘)與軟體開機載入程式(在嵌入式處理器上執行除錯模式的應用程式)間作抉擇,以對外部記憶體從外部通訊源(如串列連結)接收到的記憶體內容進行編程。本應用實例將針對使用內建記憶體編程命令碼通訊主機的除錯介面,並利用CoreMP7開發套件來編程記憶體內容。

全文下載請點選 PDF文件

Actel公司





投票數:   加入我的最愛
我來評論 - 在基於CoreMP7開發板上編程外部快閃記...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首