Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

Xilinx新系列開發套件提升SoC設計效能

上網時間: 2009年12月10日     打印版  Bookmark and Share  字型大小:  

關鍵字:FPGA  Virtex-6  Spartan-6 

美商賽靈思(Xilinx)宣佈推出六款新開發套件,將成為特定設計平台(Targeted Design Platforms)的產品陣容之一,以協助研發人員在設計FPGA時,能更專注於創新與差異化功能。Virtex-6與Spartan-6系列開發平台可大幅縮短達成系統效能最佳化所需時間,並確保開發系統單晶片(SoC)時的低功耗標準。

Xilinx新推出的六款新開發套件包括:Spartan-6與Virtex-6嵌入式套件,內含完整版ISE Design Suite 11.4 Embedded Edition、支援Eclipse的軟體開發環境與未設限的嵌入式IP。Spartan-6 Connectivity開發套件、Virtex-6 Connectivity套件,以及Spartan-6和Virtex-6數位訊號處理(DSP)套件。

新款套件針對需要高速序列連結功能的嵌入式處理、DSP與系統設立流程,可提供設計團隊調校其設計流程、全功能的IP、以及其專業領域常見的Targeted Reference Designs參考設計方案所需的最佳化工具套件。用戶可運用該開發套件針對各種密集運算、高速、高密度SoC應用的Virtex-6系列FPGA開發各種方案;或採用更重視效能尺寸、功耗、以及成本視為關鍵考慮要素的Spartan-6系列FPGA來開發設計。

每款新套件都運用FPGA系列的各項資源:包括DSP、收發器、記憶體、以及其它硬式資源,並提供可擴充的開發板、完整的開發環境、支援全功能領域的特定IP(智產)核心、Targeted Reference Designs參考設計方案、設計範例、完整文件、以及連結線,讓業者可立即著手進行入門開發。通過驗證的Targeted Reference Design方案,不僅是每款新套件的核心,並可針對所支援的設計領域進行調校,或是進行修改及擴充。客戶亦可利用所得到的原始碼與模擬檔案,在設計環境中使用這些資源來設立其終端應用。

新款連結與嵌入式開發套件是以今年稍早發表的Spartan-6 FPGA與Virtex-6 FPGA評估套件為基礎,之後還將推出賽靈思與其產業體系夥伴所提供的DSP與市場特定開發套件,包括已在今年11月發表的Virtex-6 FPGA Broadcast Connectivity Kit 開發套件。

連結功能開發套件內含Targeted Reference Designs參考設計方案,其中結合FPGA內的硬式模組,搭配賽靈思連結IP、以及Northwest Logic的關鍵第三方IP,把一個可完全擴充的PCI Express建置在XAUI或GbEthernet Bridge元件上。客戶可選擇完全相容的PCIe gen 1或gen 2 x1、x2、或x4在Virtex-6 FPGA套件中所支援的組態,調校DMA的各項設定以最佳化系統頻寬、外部DDR3記憶體的讀寫資料速度、以及系統環境內完整XAUI介面的鏈路。

Spartan-6 FPGA套件讓研發人員運用Northwest Logic公司完全授權的DMA引擎IP,連結至完全相容的PCIe gen 1與GbEthernet,讓設計人員量測系統頻寬,以及在主系統環境中調校出針對功耗與成本的最佳化設定。同時預先載入的Targeted Reference Designs參考設計方案並已最佳化,以成為一個採用4個完全不同時脈域,且運作速度最高達250MHz的全功能連結系統。

嵌入式開發套件讓軟體研發人員能運用套件內含的賽靈思SDK(軟體開發套件)環境,立即展開研發,執行並修改Targeted Reference Design內附的範例碼,此參考設計方案採用完全建置的MicroBlaze 32位元RISC軟式處理器核心,以及一組完整的通用處理器週邊元件,包括:UART、多埠記憶體控制器(MPMC)、快閃、三模乙太網路MAC(TEMAC)、通用I/O(GPIO)、I2C/SPI、計時器/岔斷控制器、以及除錯埠。

運用EDK(嵌入式開發套件)環境,硬體設計人員可修改參考設計方案的內容,藉以達到效能、功耗、或資源使用的最佳化,包括透過擴充程式碼,以及可最佳化以達到充分運用FPGA各項資源的關鍵功能。

DSP開發套件將可讓演算法和硬體開發程式,都可評估這些可在終端應用中設立模組之通用數位訊號處理要素的效能和建置方式。每款套件將包含一款針對Virtex-6和Spartan-6的最佳化Targeted Reference Design參考設計方案,並可運用DSP IP和具備System Generator設計環境的ISE Design Suite System Edition。





投票數:   加入我的最愛
我來評論 - Xilinx新系列開發套件提升SoC設計效能
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首