Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

思源推出Verdi專屬的低功耗感知偵錯模組

上網時間: 2010年02月10日     打印版  Bookmark and Share  字型大小:  

關鍵字:Verdi  分析  HDL  Novas  驗證 

思源科技(SpringSoft, Inc.)日前發表Verdi自動化偵錯系統專屬的全新低功耗設計感知偵錯模組。功耗感知偵錯可加速功耗設計意圖的理解,並使具體化、追蹤與分析功耗相關錯誤的流程自動化。新模組與Verdi系統的硬體描述語言(HDL)偵錯功能完全整合,這是思源科技的Novas驗證流程強化解決方案產品系列的基礎,可加速驗證工作。

思源科技的功耗感知偵錯同時具備了一致化功耗格式(United Power Format,UPF)與共通功耗格式(Common Power Format,CPF)的支援,具備設計理解工具可以瞭解功耗設計意圖,並具備自動化偵錯技術,以判斷究竟是功能邏輯或功耗相關問題導致意外的設計特性。這些功能在Verdi環境中活化並實現更高效率的低功耗系統晶片(SoC)設計偵錯。

思源科技產品行銷總監李新基表示:「雖然CPF與UPF提供了從RTL設計來驗證說明功耗意圖的一致方法,市面上卻沒有實用的功耗感知偵錯工具可運用於RTL階段。Verdi提供通用平台,以整合功耗設計格式與創新的偵錯自動化技術,填補了這個功耗驗證的缺漏。現在工程師們能夠更容易追蹤和分析RTL與UPF/CPF程式中複雜的功耗設計特性,儘早解決設計中的功耗問題,節省寶貴的驗證時間。」

Verdi功耗感知偵錯模組提供完整的UPF與CPF來源碼支援,能夠從這些功耗設計語言匯入和編譯功耗設計意圖至SpringSoft的資料庫。這提供了高水準的功耗意圖視野,能夠與Verdi內含的RTL設計資料相互關聯,描繪完整的功耗設計結構。

Power Manager瀏覽器讓工程師們能夠使傳統RTL設計檢視(來源碼、電路圖與波形)中的功耗設計意圖具體化。可以輕鬆地將電壓轉換器與開關等相關功耗設計規則配置到個別的電源域(Power domain),並關聯至特定RTL設計區塊。由於能夠在功耗與RTL檢視之間交叉探索,工程師們能夠立即找出功耗相關問題的根本原因。

工程師們能夠輕鬆地運用Verdi系統的先進RTL偵錯功能,然後跨RTL與電源域追蹤到功耗相關特性的根本原因。貫穿不同的電源域自動追蹤CPF/UPF程式驅動的訊號路徑,因此偵錯可以導向至正確的來源。動態功耗模式/狀態在RTL與功耗檢視中都有註釋,以便偵錯時在RTL與CPF/UPF程式之間順暢地追蹤。此外,任何訊號的現在功耗狀態都能夠被迅速檢查和追蹤至其CPF/UPF來源。





投票數:   加入我的最愛
我來評論 - 思源推出Verdi專屬的低功耗感知偵錯模...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首