Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

思源LAKER讓華邦縮短70%記憶體開發時間

上網時間: 2010年08月26日     打印版  Bookmark and Share  字型大小:  

關鍵字:佈局  繞線  記憶體  SDR  DDR 

思源科技(SpringSoft)宣佈,華邦電子(Winbond)採用其 Laker 佈局系統與 Laker 數位繞線解決方案,用於開發 SDR 、低功耗 DDR 與行動電話用 RAM 等各種行動記憶體。由於部署 Laker 佈局工具與設計流程,華邦電子縮短了新記憶體設計的開發時間達70%。

華邦電子DRAM產品研發部副處長羅木財表示,在運用 Laker 系統後,已經能夠大幅縮短65奈米設計的繞線與驗證時間,且還可以繼續修改設計以確保最佳功耗與最高品質的設計實現。

華邦電子主要產品包括利基型DRAM (Specialty DRAM)、行動電話用RAM (Mobile RAM)、編碼型快閃記憶體(NOR Flash)與繪圖DRAM (Graphic DRAM)。而Laker系統提供方便好用、自動化的工具,包括繞線解決方案,讓華邦電子設計團隊能夠節省區塊與晶片層間的大量時間;電路圖導向佈局(SDL)流程,提高使用者生產力;還有內建可程式化單元(scriptable cell),大幅縮短單元庫開發時間。





投票數:   加入我的最愛
我來評論 - 思源LAKER讓華邦縮短70%記憶體開發時間
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首