介面技術
Avago推出可實現28Gbps效能的40nm SerDes核心
Avago Technologies宣佈已經在40-nm CMOS製程技術上達到28Gbps的序列器/解除序列器(SerDes)效能表現。此舉為Avago在整合 SerDes 智慧財產權(IP)應用導向積體電路(ASIC)上進一步提升頻寬,在Multi-Gigabit嵌入式SerDes IP基礎上,為伺服器、路由器和其他網路、運算和儲存等具高頻寬需求的應用提供更快速的數據通訊。
Avago SerDes 核心採用模組化和多重速率架構,可輕鬆整合在產品中。Avago可在單一 ASIC 上整合超過200個 SerDes 通道或超過1億9千萬個閘道,且 FET 數通常超過40億個。 SerDes 核心提供獨特的決策回授等化技術(DFE),可降低整體的耗電量。此外還具備其他與眾不同的特點,包括同級最佳的資料延遲、抗噪性、抖動和串音效能。
目前 SerDes 的出貨總通道數已經超過九千五百萬,Avago提供了高可靠度且高效能的 ASIC 產品系列,並涵蓋多重標準的IP,成為Avago針對有線通訊市場提供複雜ASIC產品的基礎。廣泛的Avago SerDes 系列產品支援 PCI Express 、光纖通道、 XAUI 、 CEI-11G 、 10GBASE-KR 和 SFI 標準,為光學、銅製以及基板應用提供靈活彈性。
社區今日頭條 |
---|
我來評論 - Avago推出可實現28Gbps效能的40nm SerD...
遊客(您目前以遊客身份發表,請 登陸 | 註冊)
科技前瞻
EE人生人氣排行