Global Sources
電子工程專輯
 
電子工程專輯 > 製造/封裝
 
 
製造/封裝  

ARM發表32奈米CORTEX-A9 處理器最佳化方案

上網時間: 2010年11月17日     打印版  Bookmark and Share  字型大小:  

關鍵字:Cortex-A9  HKMG  POP  Artisan  IP 

ARM發表ARM Cortex-A9處理器最佳化方案,用以搭配三星32奈米的低功耗 HKMG 製程技術。ARM處理器最佳化方案(Processor Optimization Package;POP)可強化 Cortex-A9 處理器效能,適合低功耗的行動應用。

ARM全新處理器最佳化方案具備 ARM Artisan 最佳化邏輯與記憶實體 IP ,並有實作知識及ARM基準分析的支援,能鞏固系統單晶片(SoC)的設計優勢。該處理器最佳化方案可使執行作業時脈達1GHz以上,ARM現已開放授權。

ARM先前運用 Cortex-A9 處理器最佳化方案,設計出 Cortex-A9 處理器的雙核心測試晶片,藉此評估處理器最佳化方案的效用。測試用的矽晶片為三星所生產,運作良好並正由ARM測試中,目前已觀察到額定條件下的作業效能可達1.6GHz。

三星晶圓代工與特定應用積體電路(ASIC)業務發展部門副總Jay Min表示,行動應用系統單晶片的設計不僅要求低功耗,也需要展現比以往更優異的效能,才能因應日益多元的應用,滿足行動用戶的需求。透過三星32奈米低功耗 HKMG 製程技術能與ARM核心及實體 IP 的結合,期望為下一代系統單晶片平台帶來更高效能。

ARM實體 IP 部門行銷副總John Heinlein表示,此一最佳化方案最大特色在於 ARM Artisan 實體 IP 可加速設計中的關鍵路徑,期望藉此打造一個平台,充份發揮最先進的行動晶片效能。





投票數:   加入我的最愛
我來評論 - ARM發表32奈米CORTEX-A9 處理器最佳化...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首