Global Sources
電子工程專輯
 
電子工程專輯 > FPGA/PLD
 
 
FPGA/PLD  

新研發可程式化奈米線陣列可執行運算/邏輯功能

上網時間: 2011年02月15日     打印版  Bookmark and Share  字型大小:  

關鍵字:奈米線  處理器  運算  邏輯  哈佛大學 

奈米線(nanowire)處理器號稱可比傳統半導體元件,在每平方英吋的面積上搭載更多的運算與邏輯能力;最近美國哈佛大學(Harvard University)就與非營利機構Mitre Corp合作,示範矽鍺(silicon-germanium)奈米線陣列的基本運算邏輯單元(ALU)功能性。該奈米線陣列也據說是全球第一款可程式化奈米處理器。

開發上述超微小奈米電路的,是由哈佛大學教授Charles Liber主持的實驗室;該電路是由厚度僅30奈米的氧化物絕緣(oxide-insulated)線所組成;這些奈米線以分層次(hierarchically)方式排列成瓦片圖案(tile-like patterns),能被縮放為任何尺寸。由於奈米線FET是非揮發性,因此該交叉線陣列可同時執行運算與記憶體功能。

Liber表示,奈米線陣列的運算處理功能所消耗之功率低於傳統電路,後者的功耗主要是來自於必須不間斷供電以保持記憶體功能。接下來研究人員希望能開發出將奈米處理器組成一個架構所需的控制功能,以催生矽鍺奈米線製作的智慧型感測器或是消費性電子裝置。

奈米線組成的奈米處理器
以掃描式電子顯微鏡所拍攝的可程式化奈米線處理器影像

編譯: Judith Cheng

(參考原文: Nanowires process arithmetic/logic ,by R. Colin Johnson)





投票數:   加入我的最愛
我來評論 - 新研發可程式化奈米線陣列可執行運算/...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首