放大/轉換
訊號完整性和裝置的特性阻抗
在您試圖穩定電路板上的訊號時,訊號完整性問題會引發一些有趣的問題。IBIS模型是簡單解決這些問題的一種方法。您可以使用 IBIS模型為訊號完整性計算和PCB 設計解決方案導出一些重要的變數。您從 IBIS模型導出的值是訊號完整性設計計算不可或缺的組成部份。
當在系統中處理傳輸線路匹配問題時,必須瞭解積體電路和 PCB 線路的電阻抗和特性。圖一顯示單端傳輸線路的結構圖。
透過傳輸線路,即可從 IC 的 IBIS 模型導出 IC 的發送器輸出阻抗 (ZT,Ω) 和接收器輸入阻抗 (ZR,Ω)。這些積體電路 (IC) 規格通常無法透過IC 製造商的產品資料表了解,但是可以透過 IBIS 模型導出所有這些值。 、
透過以下四個參數定義傳輸線路:特性阻抗 (Z0,Ω)、電路板傳播延遲 (D,ps/in)、線路傳播延遲 (tD,秒) 和訊號線長度 (LENGTH,英吋)。一般而言,FR-4 電路板的 Z0 範圍為 50Ω到 75Ω,D 的範圍為 140 ps/in 到 180 ps/in。
請下載PDF文件,以閱讀完整文章。
社區今日頭條 |
---|
我來評論 - 訊號完整性和裝置的特性阻抗
遊客(您目前以遊客身份發表,請 登陸 | 註冊)
科技前瞻
EE人生人氣排行