EDA/IP
PLDA與GUC共同開發PCIe G3 Controller/PHY SoC
關鍵字:HPM PCIe 3.0 PCI Express XpressRICH3-AXI 28nm
PLDA 公司與創意電子(GUC)宣佈,首款在台積電 28nm HPM (高效能行動)製程上結合 PCIe Gen 3 Controller IP 與 PHY IP 解決方案的晶片測試成功。複合的 PCIe 3.0 Controller/PHY 解決方案已經在初步生產階段,並且融入展示電路板中。
TSMC 28nm HPM 製程提供明顯提高的速度、高達40%的低功耗與最佳閘道密度,遠勝過 40nm 製程,而且已經為滿足高效能行動裝置的需求而最佳化。能夠協助新一代行動裝置的開發人員輕鬆整合完善的 PCIe Gen 3 解決方案。
PLDA XpressRICH3 IP 是高效能、低延遲、高度可配置性 PCI Express 終端、根連接埠和交換器 IP ,遵循 PCI Express rev.3.0 規格。在 XpressRICH3-AXI 版本也備有業界標準的 AMBA AXI4 介面。
創意電子的 PCIe Gen 3 PHY 專為網路架構與高階運算 SoC 而精心設計。在創意電子驗證有效的高速 SERDES 技術的基礎上, PCIe Gen 3 PHY 的效能超越 PCI Express Base Specification rev.3.0 ,而且已經證實具備對任何連結/通道(link/lane)組態的高度順應能力。
PLDA XpressRICH3 IP 現正由 PLDA 供貨中。 PHY IP 現由 GUC 創意電子供貨中。備有單一晶片評估版含 PLDA 的 PCIe 3.0 Controller 與 GUC 創意電子的 PCIe 3.0 PHY 組合以供批評指教。
社區今日頭條 |
---|
我來評論 - PLDA與GUC共同開發PCIe G3 Controller/...
遊客(您目前以遊客身份發表,請 登陸 | 註冊)
科技前瞻
EE人生人氣排行