Global Sources
電子工程專輯
 
電子工程專輯 > 處理器/DSP
 
 
處理器/DSP  

如何應用AndesCore EDM安全存取機制

上網時間: 2013年02月08日     打印版  Bookmark and Share  字型大小:  

關鍵字:AndesCore  EDM安全存取  控管  晶心  功能 

EDM安全存取是 AndesCore 內建的功能(option),應用在安全存取的控管。EDM安全存取有二種的控管方式:debug access indication和EDM access restriction。

第一種控管方式(debug access indication)提供了一個sideband signal用於指示從調試器(Debug host)的請求。第二種控管方式, 控制AndesCore的input port (edm_restrict_access )達到EDM存取的限制。更詳細的內容在後續章節會有更深入的介紹。

一個debug system包含一個debug host和一個target system。EDM主要的功能就是translate debug host發出的TAP指令來存取系統memory或是 CPU

使用EDM的訪問方式會被一個sideband signal (edm_restrict_access) 所影響。當這個signal值是high,僅僅只能對EDM MISC registers做讀取的動作。而想要存取CPU/System Bus/Local Memory的動作將會被封鎖住並且會得到下面的結果:

˙讀為零寫忽略;

˙不正確的JTAG instruction(JTAG ICE debugger會timeout)。

請下載PDF文件,以閱讀完整文章。

作者:沈永勝 / 晶心科技(Andes)技術副理





投票數:   加入我的最愛
我來評論 - 如何應用AndesCore EDM安全存取機制
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首