Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

明導Veloce硬體模擬方案瞄準高性能記憶體驗證

上網時間: 2014年07月28日     打印版  Bookmark and Share  字型大小:  

關鍵字:硬體模擬  Hybrid Memory Cube  HMC  LPDDR4  eMMC 5.0 

Mentor Graphics Corp.宣佈推出硬體模擬解決方案,以加速採用 Hybrid Memory Cube (HMC)、 LPDDR4 和 eMMC 5.0 等最新一代標準的高性能記憶體產品的驗證。透過基於 Veloce 模擬平台的這些模擬解決方案,設計人員能夠在獲得晶片之前測試整合在他們系統單晶片(SoC)設計新記憶體設計,並通過數十億個驗證週期對他們的軟硬體進行開發和壓力測試。

SoC設計人員需要更高的記憶體頻寬和性能,才能應對移動多媒體設備和新的網路基礎設備等產品所帶來的新挑戰。為滿足這些需求,Mentor製作了一些能在 Veloce2 模擬器上加速的、可滿足新型記憶體標準的模型。該合成解決方案提供滿足系統級驗證關鍵需求的功能和性能。

HMC 是一種 3D-DRAM 架構,可提供超過100Gbps的記憶體頻寬,是 DDR3 記憶體的15倍,而每比特功耗要比DDR3少70%。 HMC 越來越多用於滿足100Gb及以上網路應用的要求,同時也用於滿足更高GPU和CPU頻寬需求。

LPDDR4 和 eMMC 5.0 記憶體是互補的技術,用於超級移動產品,如平板電腦、超級電話、超輕薄筆電, LPDDR4 用於 DRAM ,而 eMMC 5.0 用於大型存放區。高頻寬與性能、低功耗與成本,以及小尺寸因子是目前SoC設計人員對這些記憶體標準感興趣的關鍵特點。

驗證工程師目前已能使用所有這三種記憶體模型,用於搭配他們執行於Veloce模擬器的SoC設計剩餘部份,使用的方式是隨插即用,這種方式讓它們更容易在硬體模擬的驗證環境中得到採用。此外,各記憶體元件模型都相容Questa? 功能驗證平臺,實現從軟體模擬到硬體模擬的輕鬆過渡。

這些新的記憶體件模型適用於傳統的電路內模擬(ICE)、虛擬硬體模擬,以及基於事務(transaction-based)的硬體加速。當搭配 Veloce2 硬體加速器模擬器一起使用時,這些儲存解決方案可以為驗證內含 HMC 、 LPDDR4 或 eMMC 5.0 控制器設計SoC提供高性能、易於使用的IP以及系統級驗證,並且不會影響驗證進度。

所有三種解決方案都可以在客戶現場進行部署投入使用。





投票數:   加入我的最愛
我來評論 - 明導Veloce硬體模擬方案瞄準高性能記憶...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首