Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

賽靈思SDAccel平台符合Khronos OpenCL標準

上網時間: 2015年01月22日     打印版  Bookmark and Share  字型大小:  

關鍵字:OpenCL  SDAccel  FPGA  SDx  編譯器 

美商賽靈思(Xilinx, Inc.)宣佈針對 OpenCL 、C和C++的 SDAccel 開發環境現已符合Khronos OpenCL 1.0標準。 OpenCL 標準為軟體開發者提供編寫高效率、可移植程式碼的統一編程環境,並可運用賽靈思 FPGA 元件輕鬆為各種演算法加速。 SDAccel 是賽靈思 SDx (軟體定義開發環境)系列中的最新成員,其中包括針對 OpenCL 、C和 C++的架構最佳化編譯器,而且經驗證可比CPU和GPU提供高達25倍的功耗效能比,其效能和資源使用率更是其他 FPGA 解決方案的3倍。

SDAccel 結合了首款支援 OpenCL 、C和 C++核心的架構最佳化編譯器,也提供多種函式庫和開發板,以及為FPGA帶來完全類 CPU / GPU 的開發環境和運作時間體驗。

Khronos Group 總裁暨 OpenCL 工作小組主席Neil Trevett表示:「我們很高興看到賽靈思對異質系統平行編程的 OpenCL 標準提供支援。運算密集型演算法可提供高傳輸量、低延遲率及低功耗等關鍵系統要求,而 FPGA 可完全符合運算密集型演算法所需。現在整個OpenCL設計社群都可毫無疑慮地運用賽靈思 FPGA 元件的優勢。」

SDAccel 現已符合Khronos OpenCL 1.0規格。





投票數:   加入我的最愛
我來評論 - 賽靈思SDAccel平台符合Khronos OpenCL...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首