Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

Altera FPGA儲存參考設計提高NAND快閃記憶體使用壽命

上網時間: 2015年07月07日     打印版  Bookmark and Share  字型大小:  

關鍵字:Arria 10 SoC  參考設計  NAND  快閃記憶體  SSD 

Altera開發採用其Arria 10 SoC架構的儲存參考設計,與目前的NAND快閃記憶體相比,NAND快閃記憶體的使用壽命將加倍,程式擦除週期數增加了7倍。該參考設計包括一顆Arria 10 SoC和整合雙核心ARM CortexA9處理器,同時採用Mobiveil的固態硬碟(SSD)控制器,以及NVMdurance的NAND最佳化軟體,可提高NAND應用的性能和靈活性,同時延長資料中心設備的使用壽命,進而降低NAND陣列的成本。

使用具有整合硬式核心處理器系統的FPGA,設計人員發揮下一代NAND元件的低成本優勢,同時保留了靈活性優勢,所訂製的解決方案增強了系統性能和耐用性,擴展了儲存容量。這一個儲存解決方案在一顆Arria 10 SoC中實現了Mobiveil的通用NVM Express控制器(UNEX)——為採用PCIe架構的SSD提供的可配置控制器,以及NVMdurance的NAND快閃記憶體最佳化軟體,支援資料中心使用最先進的3D NAND技術,而不會像標準單元設計那樣有很長的設計週期。

Mobiveil有限公司的執行長Ravi Thummarukudy表示:「採用FPGA架構的儲存系統提供了硬體卸載功能,與ASIC SoC設計的快閃記憶體儲存相比,可以容易地進行規範更新。新的Arria 10 SoC——其嵌入式ARM核心、PCI Express Gen3和DDR4介面,以及NVMdurance的SSD控制器和IP相結合,完全滿足了資料中心設計人員對NAND儲存解決方案的需求——降低功率消耗,增強可擴展性,減小整體擁有成本。」

在這一個參考設計中,Mobiveil的控制器支援多核心架構,執行緒可以按照自己的佇列和中斷在每一個核心上運行,不需要任何鎖定。NVMdurance的NAND快閃記憶體最佳化軟體一直監視NAND快閃記憶體的狀態,即時自動調整控制參數,大幅地增強了快閃記憶體系統的耐用性。Altera參考設計還具有端到端資料保護、加密和壓縮功能,最佳化傳輸量和功率消耗,所有這些功能都可在一個小型的矽晶片接腳佈局中實現。

Altera運算和儲存業務部資深市場經理Robert Pierce表示:「目前為止,還無法非常經濟的使用FPGA快閃記憶體儲存功能。我們採用Arria 10 SoC架構的解決方案會讓設計人員重新思考如何在雲端和高性能運算系統中實現儲存——為創新開闢了新途徑,擴展了公司的投入,同時產品能夠更迅速面市,這是極具差異化的競爭優勢。」

目前可以從Altera獲得Altera的 NAND 儲存參考設計。





投票數:   加入我的最愛
我來評論 - Altera FPGA儲存參考設計提高NAND快閃...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首