Global Sources
電子工程專輯
 
電子工程專輯 > 製造/封裝
 
 
製造/封裝  

UMC設計實現平台新增Calibre可靠性驗證功能

上網時間: 2015年07月14日     打印版  Bookmark and Share  字型大小:  

關鍵字:IC可靠性  Calibre PERC  可靠性驗證平台  ESD  Calibre RealTime 

Mentor Graphics公司宣佈,聯華電子(UMC) 正為其客戶開發一套新的IC可靠性參考流程。這一全新的流程乃基於Calibre PERC可靠性驗證平台而開發,可檢測細小的設計缺陷,如可能引起場內(in-field)故障的靜電放電(ESD)保護電路缺失,從而幫助客戶提高其IC產品的長期可靠性。此解決方案包括由 UMC 和Mentor Graphics聯合開發的預先定義之檢查,目標客戶為採用UMC 28 奈米製程的所有共同客戶。UMC 預計將在今年年底首次推出其可靠性檢查。

此外,UMC 還在其設計實現平台中新增了Calibre RealTime解決方案。 UMC模擬結果指出,在客製化設計中採用Calibre RealTime來找出和解決實體驗證問題可以提高兩倍以上的生產效率。

Calibre RealTime可讓設計工程師在各自常使用的佈局編輯軟體繪製電路佈局圖時,以即時交互的方式查看驗證錯誤。由於此工具採用 UMC 的標準簽核Calibre 設計套件,UMC 客戶也可實現UMC 所宣稱的相同的效率提升。

Calibre PERC 解決方案提供了一項獨特的功能,可用來檢查實體佈局和原理圖網表中的資訊,這些資訊包括各種元件的類型以及連接關係。這種邏輯驅動佈局(LDL) 分析能力可確保所有設計,包括UMC IP 庫和客戶設計符合UMC ESD 和電氣過載(EOS) 設計規則。部分重要的 ESD/EOS 保護技術包括:

•在所有必要位置驗證有無ESD保護電路

•確保從IO Pad 到電源/地Pad的ESD 路徑互連的電阻最小,且可以承受較大的人體放電模型(HBM) 的衝擊電流

•檢查元件佈局的ESD 二極管和電阻保護

•檢查ESD MOS/二極管元件是否覆蓋了正確的標誌層

•確保保護電路元件正確連接至電源線,且電壓範圍正確

Calibre PERC產品與Calibre 平台的其他產品協同運作,不僅能檢測到違反可靠性設計指導原則的情況,還能就電路連通性、拓撲、實體佈局和設計規則提供全局的瀏覽環境,從而幫助設計工程師電路可靠性問題除錯。

UMC 計劃在未來各個製程的更新發布中增加更多的可靠性檢查。





投票數:   加入我的最愛
我來評論 - UMC設計實現平台新增Calibre可靠性驗證...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首