Global Sources
電子工程專輯
 
電子工程專輯 > 處理器/DSP
 
 
處理器/DSP  

ARM CoreLink系統IP打造下一代異構SoC基石

上網時間: 2015年11月09日     打印版  Bookmark and Share  字型大小:  

關鍵字:CoreLink  CCI-550  互連技術  big.LITTLE  DMC-500 

ARM宣布推出全新ARM CoreLink 系列IP,專為提高下一代高階行動裝置的系統效能和功耗效率而設計。CoreLink CCI-550 互連技術支援ARM big.LITTLE 處理器架構和完全互連繪圖處理器(fully coherent GPU),並能降低延遲和增加峰值傳輸率。CoreLink DMC-500 記憶體控制器為處理器和顯示器提供更高頻寬和更快延遲回應。兩款CoreLink產品已交付主要合作夥伴並開放授權,量產晶片預計在2016年底出貨。

CoreLink CCI-550 透過改善對GPU互連 (GPU Coherency) 的支援,強化電源管理並提供許多系統級的優勢。互連一致性之所以能夠縮短新應用的開發成本和時間,主要得益於異構處理架構對運算引擎的運用更有效率。具備共用虛擬記憶體功能和更新程式設計模式的OpenCL 2.0,充份利用了系統的一致性。所有處理器無需快取記憶體和備份,即可同時處理相同的資料。此設計讓系統架構完全符合HSA的一致性標準。

擴展應用範疇和達到更高的傳輸率

CoreLink CCI-550 的特點包含改善微架構,為嚴苛的使用情境提供更高的峰值傳輸率;提升服務品質 (QoS),並減少20%的延遲。SoC設計人員可針對記憶體路徑的數量、跟蹤器尺寸、偵聽篩檢程式(snoop filter)的容量進行配置,並且最多可配置6個完全互連的處理器叢集(fully coherent processor cluster)。提升可擴展性擴大了應用的範疇,除了行動裝置之外,也能滿足數位電視、汽車電子以及具高成本效益網路應用的需求。

頻寬更高、延遲更低

耗時耗能的記憶體處理需要一個用系統級方式設計的記憶體控制器,以減少頻寬瓶頸。對於ARM Cortex處理器而言,CoreLink DMC-500能夠提供最低的延遲和功耗,並為最高以LPDDR4-4267傳輸速率運行的LPDDR4/3記憶體帶來更高的服務品質(QoS)。當CoreLink CCI-550 和CoreLink DMC-500被整合至設計層一起運作時,可提供超過50GB/s的峰值系統記憶體頻寬,能夠以更好的性能存取包括4K影片在內的豐富內容,從而帶來高階智慧型手機和平板電腦的最佳使用者體驗。

值得信賴且獲得驗證的技術

ARM CoreLink 互聯系列產品是值得晶片合作夥伴信賴的選擇,目前已向100多家晶片合作夥伴授權超過200次。ARM所提供的系統IP,都經過廣泛的系統測試和驗證,適用於ARM Cortex處理器和 ARM Mali繪圖處理器。





投票數:   加入我的最愛
我來評論 - ARM CoreLink系統IP打造下一代異構SoC...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首