Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

Lauterbach工具簡化MIPS和ARM CPU結合設計除錯工作

上網時間: 2016年02月24日     打印版  Bookmark and Share  字型大小:  

關鍵字:MIPS  ARM  異質CPU  除錯  全球嵌入式大會 

Imagination Technologies和Lauterbach宣佈,兩家公司已合作使Lauterbach廣受歡迎的TRACE32工具能夠更輕鬆地為MIPS異質CPU系統或結合MIPS CPU與ARM CPU的系統進行除錯。Lauterbach將在即將登場的全球嵌入式大會(Embedded World Conference and Exhibition)上展示這套解決方案。

Lauterbach的TRACE32是一整套的模組化微處理器開發工具,可為嵌入式設計提供整合式的除錯環境。TRACE32現在可支援多款的MIPS Release 6 CPU,其中包括新的M-class M6250,這是首款採用靈活的晶片上(on-chip)CPU除錯架構 --MIPS On-Chip Instrumentation(MIPS OCI)--的嵌入式MIPS CPU。業者能利用MIPS OCI來確保在高度整合的異質SoC除錯過程中,將可能的風險與衝擊降至最低。

TRACE32能透過「混合模式」追蹤串流(trace stream)功能實現設計中多顆CPU的即時除錯作業。使用者能在單一的追蹤視窗中檢視交錯的結果,並有在系統層面的時間戳記可用來校準這些串流。延伸的觸發器邏輯可實現在CPU的追蹤邏輯間的交叉觸發,讓處理器相依性的除錯作業更為容易。





投票數:   加入我的最愛
我來評論 - Lauterbach工具簡化MIPS和ARM CPU結合...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首