Global Sources
電子工程專輯
 
電子工程專輯 > EDA/IP
 
 
EDA/IP  

Veloce結合Codelink加速MIPS-based設計驗證

上網時間: 2016年03月03日     打印版  Bookmark and Share  字型大小:  

關鍵字:硬體模擬  MIPS  M-class  M6250  Veloce 

Imagination Technologies和明導國際(Mentor Graphics)宣佈,雙方已就硬體模擬(emulation)技術展開合作,以協助共同客戶加速產品的上市時程。現在,利用Imagination全系列從入門級到最高效能MIPS CPU的設計,包括最新推出的以MIPS R6架構為基礎的深度嵌入式M-class M6250,都能運用Mentor Veloce硬體模擬平台,特別是Codelink產品來進行除錯。明導將利用MIPS CPU在全球各地進行訓練課程與Codelink展示。

Codelink工具能利用Veloce平台在產品設計上實現快速、效能導向的軟體除錯體驗。它可提供在快速除錯最困難的軟/硬體整合問題上所需的重要資訊。利用Codelink,軟體開發人員能在投片之前先為包括硬體和軟體的整個系統進行效能與功耗的最佳化設計。

在硬體模擬階段,Codelink可記錄和儲存來自MIPS處理器的所有軟體執行細節,以供稍後「播放」之用,並具備快速前進、倒轉、暫停、單步以及縮放和平移等功能。Codelink能帶給軟體開發人員熟悉的軟體除錯體驗,但是更強大的除錯能力。

明導國際副總裁暨硬體模擬部門總經理Eric Selosse表示:「隨著SoC設計的複雜度持續攀升,硬體模擬技術已成為對高度整合的SOC能夠進行完整除錯的『必備』能力。透過Codelink,我們可將除錯工作移至離線處理,這是從硬體驗證移轉到軟體驗證的重要方法──並提升Veloce對先進駕駛輔助系統(ADAS)等汽車應用的價值。」

Imagination科技MIPS業務營運副總裁Jim Nicholas表示:「與明導國際的合作是我們致力於簡化MIPS設計工作的最好範例。我們許多的重要MIPS客戶都在使用明導的Veloce模擬平台進行硬體模擬。與傳統的方法相比,透過將關鍵的軟體開發任務移到矽晶投片前的階段進行,現在這些客戶能夠利用Codelink以提早幾個月就完成設計。」





投票數:   加入我的最愛
我來評論 - Veloce結合Codelink加速MIPS-based設計...
評論:  
*  您還能輸入[0]個字
*驗證碼:
 
論壇熱門主題 熱門下載
 •   將邁入40歲的你...存款多少了  •  深入電容觸控技術就從這個問題開始
 •  我有一個數位電源的專利...  •  磷酸鋰鐵電池一問
 •   關於設備商公司的工程師(廠商)薪資前景  •  計算諧振轉換器的同步整流MOSFET功耗損失
 •   Touch sensor & MEMS controller  •  針對智慧電表PLC通訊應用的線路驅動器
 •   下週 深圳 llC 2012 關於PCB免費工具的研討會  •  邏輯閘的應用


EE人生人氣排行
 
返回頁首