EDA/IP
新思科技Custom Compiler獲TSMC認證
關鍵字:FinFET 軌道圖形 著色輔助 先期設計 寄生參數感知分析
新思科技(Synopsys)新的Custom Compiler工具已獲得台積電(TSMC)10奈米FinFET製程以及7奈米先期設計(early design starts)的認證,可支援前述製程必備的技術,包括軌道圖形(track-pattern)支援、著色輔助(coloring assistance)、電荷感知佈線(electrical-aware layout)、EM/IR檢查及寄生參數感知分析(parasitic-aware analysis)等,並能供雙方客戶使用。
Custom Compiler讓FinFET設計的完成時間從數天縮短至數小時。其自動化視覺輔助設計流程,利用佈局設計人員所熟悉的圖像使用模型(graphical use model),以減少編寫複雜程式碼及限制條件。藉由Custom Compiler,無須額外設定便能自動執行例行性及重複性的任務。
Custom Compiler的自動化視覺輔助提供四種輔助工具,包括:佈局(Layout)輔助、設計中(In-Design)輔助、範本(Template)輔助以及協同設計(Co-Design)輔助。佈局輔助可利用使用者導引(user-guided)的佈局繞線自動化,加速完成佈局規劃;設計中輔助透過在signoff驗證之前即擷取物理(physical)及電性(electrical)誤差,以減少設計重複;範本輔助能協助設計人員重複使用既有的客製化佈局技術,讓先前的佈局決策更容易運用在新的設計中;協同設計輔助則結合IC Compiler與Custom Compiler,提供客製化及數位實作整合解決方案。
Custom Compiler乃根據業界標準Open Access資料庫所開發,提供範圍擴及電路圖(schematics)、模擬分析及佈局等開放環境。Custom Compiler與新思科技的電路模擬、實體驗證(physical verification)及數位實作(digital implementation)等工具整合,可提供全面性的客製化設計解決方案。
社區今日頭條 |
---|
我來評論 - 新思科技Custom Compiler獲TSMC認證
遊客(您目前以遊客身份發表,請 登陸 | 註冊)
科技前瞻
EE人生人氣排行